Giới thiệu SDram W9812G6JH-6 128M kiểu chân TSOP-54
W9812G6JH là bộ nhớ truy cập ngẫu nhiên động (SDRAM) đồng bộ tốc độ cao, được tổ chức thành 2M words x 4 banks x 16 bits. W9812G6JH cung cấp băng thông dữ liệu lên tới 200M từ mỗi thứ hai (-5). Để tuân thủ đầy đủ tiêu chuẩn công nghiệp máy tính cá nhân, W9812G6JH được sắp xếp vào các cấp tốc độ sau: -5, -6, -6I và -75. Các bộ phận cấp -5 tương thích với 200MHz/CL3 sự chỉ rõ. Các bộ phận cấp -6/-6I tuân theo thông số kỹ thuật 166MHz/CL3 (loại -6I công nghiệp loại được đảm bảo hỗ trợ -40°C ≤ TA ≤ 85°C). Các bộ phận cấp -75 tuân thủ Thông số kỹ thuật 133MHz/CL3.
Truy cập vào SDRAM được định hướng liên tục. Vị trí bộ nhớ liên tiếp trong một trang có thể được được truy cập ở độ dài cụm 1, 2, 4, 8 hoặc toàn bộ trang khi một dãy và hàng được chọn bởi một KÍCH HOẠT chỉ huy. Địa chỉ cột được tạo tự động bởi bộ đếm nội bộ SDRAM theo cụm hoạt động. Cũng có thể đọc cột ngẫu nhiên bằng cách cung cấp địa chỉ của nó ở mỗi chu kỳ đồng hồ. Các bản chất nhiều ngân hàng cho phép xen kẽ giữa các ngân hàng nội bộ để ẩn thời gian nạp trước.
Bằng cách có Thanh ghi chế độ có thể lập trình, hệ thống có thể thay đổi độ dài cụm, chu kỳ độ trễ, xen kẽ hoặc cụm tuần tự để tối đa hóa hiệu suất của nó. W9812G6JH lý tưởng cho bộ nhớ chính trong ứng dụng hiệu suất cao

TÍNH NĂNG, ĐẶC ĐIỂM của W9812G6JH-6
Nguồn điện 3,3V ± 0,3V
Tần số xung nhịp lên tới 200 MHz
2.097.152 Từ 4 ngân hàng Tổ chức 16 bit
Chế độ tự làm mới
Độ trễ CAS: 2 và 3
Độ dài Burst: 1, 2, 4, 8 và toàn trang
Chế độ Burst Read, Single Write
Dữ liệu byte được kiểm soát bởi LDQM, UDQM
Chế độ tắt nguồn
Nạp tiền tự động và nạp tiền có kiểm soát
Chu kỳ làm mới 4K/64 mS
Giao diện: LVTTL
Được đóng gói trong TSOP II 54-pin, 400 mil sử dụng vật liệu không chì tuân thủ RoHS
Sơ đồ chân và chức năng các chân của SDram W9812G6JH-6 datasheet

Sơ đồ khối của SDram W9812G6JH-6









trungdt29 (xác minh chủ tài khoản) –
Đơn hàng có ship ko ạ